## DVScP を用いた次世代多層配線向け新規 Cu バリア SiC 成膜プロセス技術

# A Novel Cu Diffusion Barrier-SiC Film Deposited with DVScP for Cu Multilevel Interconnects of 45-nm node and beyond

| 中 平 順 也*       | 稲 石 美 明**        | 中尾 慎一*           | 神力 学**          |
|----------------|------------------|------------------|-----------------|
| NAKAHIRA Junya | INAISHI Yoshiaki | NAKAO Shinichi   | SHINRIKI Manabu |
| 曽 田 栄 一*       | 冨 岡 和 弘*         | 隣 真 一*           | 小田典明*           |
| SODA Eiichi    | TOMIOKA Kazuhiro | CHIKAKI Shinichi | ODA Noriaki     |
| 羽坂 智**         | 近 藤 誠 一*         |                  |                 |
| HASAKA Satoshi | KONDO Seiichi    |                  |                 |
|                |                  |                  |                 |

hp 45nm 以降のデバイスのCuバリア絶縁膜としてDVScP(1-1, divinyl -silacyclopentane)を用いたSiCプロセスを開発している。低誘電率のバリア膜として 一般的なSiCOと比較してCuとの密着性およびCuバリア性を同等に保ちながら,エッ チング選択比は40%の増加を達成した。また,200nmピッチのCu単層配線を作成し, 配線容量の低減に効果的であることを実証した。

A novel Cu diffusion barrier-SiC film deposited with DVScP has been studied for Cu multilevel Interconnects of 45-nm node and beyond. The etching selectivity of the novel barrier-SiC film against low-k film was larger by 40% than that of the conventional SiCO film, while adhesion strength on Cu films and Cu drift rate were kept equal to them. Cu interconnects of 200 nm pitch were fabricated and RC reduction with the SiC film was confirmed.

### 1. はじめに

近年のシリコンデバイスの多層配線においては、配 線間隔の縮小にともなう RC 遅延増加を防ぐため,層 間絶縁膜にポーラス SiOC による Low-k 膜が導入され てきた<sup>1,2)</sup>。多層配線工程におけるデュアルダマシン 法において, SiCO あるいは SiCN は Low-k 膜のエッ チングストップ層として用いられており、同時に、 Cuが熱拡散しやすい Low-k 膜に Cu が拡散すること を防ぐ Cu バリアの役割も担ってきた<sup>3)</sup>。一方, Cu バ リア絶縁膜にはポーラス SiOC 膜をエッチングすると きのストッパー層および Cu 防止膜としての役割が求 められており, SiCO あるいは SiCN が用いられてきた。 最近,誘電率の低い SiCO が検討されているが,組成 がポーラス SiOC に近づくために Low-k 膜に対する Cu バリア膜のエッチング選択比が小さくなり、エッ チングストッパーとして不適当となってきている。デ バイスの高集積度化に伴ってバリア Cu の薄膜化が求

\*\*電子機材事業本部事業戦略推進部先端技術開発部

められており,エッチング選択比の問題はさらに顕在 化する。

我々は, SiC 原料ガスとして DVScP (1-1, divinyl -silacyclopentane)を用いて,酸素を膜中に含まない SiC (OL-SiC: Oxygen-less SiC) 成膜プロセスを開発 した。酸素を含まないガスのみを用いた CVD プロセ スであるため, Low-k 膜とのエッチング選択比が大き い Cu バリア膜が実現できる。

#### 2. 実験方法

今回,用いた原料の構造を**Fig.1**に示す。DVScP は常温,常圧で液体であり,蒸気圧は65~69℃で



Fig. 1 Structure of DVScP.

<sup>\*</sup> 株式会社半導体先端テクノロジーズ

4.4 kPa である。

**Fig. 2**に DVScP と TEOS (Tetraethoxysilane, Si(OC<sub>2</sub>H<sub>5</sub>)<sub>4</sub>)の蒸気圧線図(Clausius-Clapeyron プロッ ト)を示す。SiO<sub>2</sub>原料等でよく使われる TEOS よりも 蒸気圧が高く, CVD としては使いやすい原料である。



Fig. 2 Vapor pressure of DVScP and TEOS.

Fig. 3に、今回の成膜で用いた CVD 装置を示す。 一般的な平行平板型の枚葉式装置に気化器を搭載し て気化させた DVScP を10 sccm 流し酸化ガスは使っ ていない。350℃に加熱されたウェハを搭載した下部 電極に対して13.56 MHz の RF バイアスを印加して OL-SiC を成膜した。



Fig. 3 Schematic of OL-SiC PECVD system.

まず,OL-SiC の基本特性を明らかにするために, Si上に成膜したブランケット膜について,FT-IR スペ クトルを評価し,ナノインデンターにより弾性率を, Hg プローブにより誘電率を測定した。

SiC の Cu バリア膜としての特性として, Cu との密 着性と膜中への Cu の拡散特性を評価した。密着性の 評価は, OL-SiC 下に密着層として極薄の SiCN (膜厚 5 nm, 比誘電率5.5)を敷いてスタッドプル試験を実 施した。スタッドピンの接着層の界面においてはがれ た場合を積層構造の密着性が優れている良品と判断 し、歩留まりを評価した。

Fig. 4に Cu バリア性の評価サンプル構造を示す。 界面の影響をなくすために Cu バリア膜をプラズマ酸 化膜ではさんだ構造になっている。各種バリア膜につ いて Al と Cu の二種類の上部電極を形成した MOS 構 造を作成し,両者の I-V 特性を比較した<sup>4)</sup>。200℃で の2 MV/cm の電界において,リーク電流の差を Cu の SiC 中への移動速度とみなして評価した。



Fig. 4 Sample structure for Cu drift-rate evaluation.

エッチング選択比は、ブランケット膜を各種用 意し、エッチングレートの測定から求めた。また、 Low-k/Cuバリア膜構造におけるビアのエッチング 後の断面を TEM (透過型電子顕微鏡)により観察し、 SiCO と OL-SiC のエッチング量を比較した。

最後に, Fig. 5に示すように200 nm ピッチの Cu 単層配線を作成し, Cu バリア膜として OL-SiC を導入 した場合の配線間容量の低減について評価した。この とき,各種 Cu バリア膜の最大のパフォーマンスを比 較するため, A-SiCO あるいは OL-SiC には密着層を使 わず Cu 上に直接成膜した。



Fig. 5 Cu interconnect structure for evaluating RC-products.

#### 3. 結果および考察

**Fig. 6**に SiCO と OL-SiC の FT-IR スペクトルを示す。 SiCO では Si-O-Si 結合の大きなピークが見られ るが, OL-SiC には見られない。一方, OL-SiC では C-H, C=C あるいは Si-(CH<sub>2</sub>)<sub>2</sub>-Si といった炭素に 係わる結合のピークが見られる。つまり, OL-SiC は SiCO にみられる Si-O-Si のネットワークは存在せず, Si-(CH<sub>2</sub>)<sub>2</sub>-Si あるいは Si-(CH<sub>2</sub>)-Si のネットワーク により形成されている。また, OL-SiC は SiCO に比べ て酸素が非常に少なく炭素を非常に多く含んでいるの



Fig. 6 FT-IR Spectra of OL-SiC and SiCO.

で,両者の組成の違いによりエッチングレートの選択 比の改善が期待できる。

Fig. 7に誘電率と弾性率の関係を示す。一般に,誘 電率と弾性率には正の相関関係があるが,成膜条件の 適正化により,同じ弾性率を維持したまま低い誘電率 を得られた。以前,SiOC 中に Si-(CH<sub>2</sub>)<sub>2</sub>-Siのネット ワークをもたせることにより弾性率が向上することが 報告されていたが,今回のOL-SiC でも同様の効果が あると推察される<sup>55</sup>。



Fig. 7 Relationship between Young's modulus and dielectric constant.

Fig.8に弾性率とスタッドプル試験結果の関係を示す。

図中の斜線は目標値としての密着層のみの結果で ある。Cuバリア層が密着層をもった構造であるため, 試験結果はCuバリア層の弾性率に依存する。OL-SiC の弾性率を上げることによりスタッドプル特性が向上 し,従来技術のSiCOと同等な性能にできる。密着層 のSiCNの膜厚は十分に小さいので,配線間容量への 影響は無視できるほどに小さい。

**Fig. 9**に Cu の移動度を評価したときの構造と,代 表例として SiCO の 200 ℃での I-V 測定と計算を示 し,**Fig. 10**にその計算結果をまとめる。リーク電流



Fig. 8 Yield of stud-pull testing as a function of Young's modulus.

の差は Cu のイオン電流によるものと仮定している。 SiCO, OL-SiC ともに熱酸化 SiO<sub>2</sub>に比べてはるかに 小さい値であり問題ないレベルであるが, OL-SiC は SiCO の1/3とさらに小さい値であり, 今後の Cu バ リア層の薄膜化には OL-SiC が有利となる。



Fig. 9 Evaluation method of Cu drift rate by I-V measurement at  $200^{\circ}$ C .



Fig. 10 Cu drift rates in various dielectric films.

Fig. 11および Fig. 12に, それぞれ, ブランケット 膜でのエッチング選択比評価結果および90 nm φビア のエッチング後の断面 TEM 写真を示す。OL-SiC は SiCO に比べて Low-k 膜との選択比が 1.4 倍であり, Low-k 膜のエッチングストッパーとしての性能が大き く向上している。

**Fig. 13, Fig. 14**に それ ぞれ, OL-SiC を 使 った 200 nm ピッチの Cu 単層配線の断面 TEM 写真およ び各 Cu バリア膜を使ったときの RC 積の比較を示す。





Fig. 12 Comparison of Via-etching Rate.

OL-SiC に OL-SiC を導入することにより配線間容量の 低減が実現できることが実証された。図中の数値はメ ジアン値での SiCN に対する RC 積の低減率である。

#### 4. 結 論

DVScP を使った酸素を全く含まないガス系によっ て、ポーラス SiOC による Low-k 膜に対して高いエッ チング選択比を持つバリア SiC を実現した。Cu との 密着性は OL-SiC の弾性率を大きくすることにより解 決する。本技術は hp 45nm 世代以降のデバイスを形 成するうえで非常に有効な技術である。

#### 参考文献

 Bohr, M. T. Tech. Dig. Int. Electron Devices Meet. 241–244 (1995).



Fig. 13 Cross sectional TEM image of Cu interconnects with OL-SiC Cu barrier.



Fig. 14 Comparison of RC-product between OL-SiC and other barrier materials.

- Ueki, M.; Yamamoto, H.; Ito, F.; Kawahara, J.; Tada, M.; Takeuchi, T.; Saito, S.; Furutake, N.; Onodera, T.; Hayashi, Y. *Tech. Dig. Int. Electron Devices Meet.* 973–976 (2007).
- Yoneda, K.; Kato, M.; Kondo, S.; Kobayashi, N.; Ohara, N.; Fukazawa, A.; Matsuki, N.; Matsushita, K.; Kimura, T. Proc. IEEE 2005 Int. Interconnect Technol. Conf. 220–222 (2005).
- Loke, A. L. S.; Ryu, C.; Wong, S. S.; Wetzel, J. T.; Townsend, P. H.; Tanabe, T.; Vrtis, R. N.; Zussman, M. P.; Kumar, D. *IEEE Trans. Electron Devices.* 46 (11), 2178–2187 (1999).
- Tajima, N.; Ohno, T.; Hamada, T.; Yoneda, K.; Kondo, S.; Kobayashi, N.; Shinriki, M.; Inaishi, Y.; Miyazawa, K.; Sakota, K.; Hasaka, S.; Inoue, M. *Jpn. J. Appl. Phys. Part 1*. 46 (9A) ,5970–5974 (2007).